摘要:为了实现对视频图像的采集和多格式输出,通常使用低速存储器存储所采集的图像信息.笔者介绍了视频解码芯片SAA7113的特点及其应用,研究了基于CPLD对SA7113的硬件电路配置结构的实现,并给出了使用VHDL语言通过I2C总线进行初始化控制的编程方法,从而实现了视频采集和使用8 MHz/s的低速存储器存储所采集的图像信息,并能根据需要由多种格式输出.
曾庆立, 孟凡斌, 陈善荣. 基于CPLD的SAA7113的初始化及其控制设计[J]. journal6, 2009, 30(6): 66-70.
ZENG Qing-Li, MENG Fan-Bin, CHEN Shan-Rong. Initialization and Control of SAA7113 Based on CPLD[J]. journal6, 2009, 30(6): 66-70.